## Lab 5 – Combination Logic Circuits

### Learning Outcomes

- 1. Use encoder/decoder to implement digital circuit.
- 2. Use binary adder to implement digital circuit.

#### 1. Introduction

The following tables show pin diagrams and truth tables for encoder, decoder, and binary adder ICs.





#### DM74LS138

|    | Inputs      | Outputs |   |   |         |    |    |    |    |    |    |    |  |
|----|-------------|---------|---|---|---------|----|----|----|----|----|----|----|--|
|    | Enable      | Select  |   |   | Outputs |    |    |    |    |    |    |    |  |
| G1 | G2 (Note 1) | С       | В | Α | YO      | Y1 | Y2 | Y3 | Y4 | Y5 | Y6 | Y7 |  |
| X  | Н           | Χ       | Χ | Χ | Н       | Н  | Н  | Η  | Н  | Н  | Н  | Н  |  |
| L  | X           | Χ       | Χ | Χ | Н       | Н  | Н  | Н  | Н  | Н  | Н  | Н  |  |
| Н  | L           | L       | L | L | L       | Н  | Н  | Н  | Н  | Н  | Н  | Н  |  |
| Н  | L           | L       | L | Н | Н       | L  | Н  | Н  | Н  | Н  | Н  | Н  |  |
| Н  | L           | L       | Н | L | Н       | Н  | L  | Н  | Н  | Н  | Н  | Н  |  |
| Н  | L           | L       | Н | Н | Н       | Н  | Н  | L  | Н  | Н  | Н  | Н  |  |
| Н  | L           | Н       | L | L | Н       | Н  | Н  | Н  | L  | Н  | Н  | Н  |  |
| Н  | L           | Н       | L | Н | Н       | Н  | Н  | Н  | Н  | L  | Н  | Н  |  |
| Н  | L           | Н       | Н | L | Н       | Н  | Н  | Н  | Н  | Н  | L  | Н  |  |
| Н  | L           | Н       | Н | Н | Н       | Н  | Н  | Н  | Н  | Н  | Н  | L  |  |

# 74LS83 4-Bit Binary Adder with Fast Carry



### **Truth Table**

|      |      |      |      | Outputs   |     |            |             |    |      |  |  |  |  |
|------|------|------|------|-----------|-----|------------|-------------|----|------|--|--|--|--|
|      | Inp  | uts  |      | When C0 = | - ا |            | When C0 = H |    |      |  |  |  |  |
|      |      |      |      |           | WI  | nen C2 = L | When C2 = H |    |      |  |  |  |  |
| A1 / | B1 / | A2 / | B2 / | Σ1        | Σ2  | C2 /       | Σ1          | Σ2 | C2 / |  |  |  |  |
| A3   | B3   | A4   | B4   | Σ3        | Σ4  | C4         | Σ3          | Σ4 | C4   |  |  |  |  |
| L    | L    | L    | L    | Ļ         | L   | L          | Н           | L  | L    |  |  |  |  |
| н    | L    | L    | L    | н         | L   | L          | L           | н  | L    |  |  |  |  |
| L    | н    | L    | L    | Н         | Ł   | L          | L           | н  | L    |  |  |  |  |
| н    | Н    | L    | L    | L         | н   | L          | Н           | Н  | L    |  |  |  |  |
| L    | L    | Н    | L    | L         | н   | L          | Н           | Н  | L    |  |  |  |  |
| н    | L    | н    | L    | н         | н   | L          | L           | L  | н    |  |  |  |  |
| L    | н    | н    | L    | Н         | Н   | L          | L           | L  | н    |  |  |  |  |
| н    | Н    | Н    | L    | L         | L   | н          | Н           | L  | н    |  |  |  |  |
| L    | L    | L    | Н .  | L         | Н   | L          | Н           | н  | L    |  |  |  |  |
| н    | L    | L    | Н    | Н         | H   | L          | L           | L  | н    |  |  |  |  |
| L    | н    | L    | н    | Н         | H   | L          | L           | L  | н    |  |  |  |  |
| н    | н    | L    | Н    | L         | L   | н          | Н           | L  | н    |  |  |  |  |
| L    | L    | Н    | Н    | L         | L   | н          | н           | L  | н    |  |  |  |  |
| н    | L    | н    | Н    | н         | L   | н          | L           | н  | н    |  |  |  |  |
| L    | H    | н    | Н    | н         | L   | н          | L           | н  | н    |  |  |  |  |
| Н    | н    | Н    | н    | L         | н   | Н          | Н           | Н  | н    |  |  |  |  |

#### 2. Experiment

Use IC 74LS148 encoder, IC 74LS83 binary adder, and IC 74LS168 decoder to implement digital circuit according to Fig 1. Record the result from encoder, adder, and decoder ICs.



Fig 1 Encoder/Decoder Circuit

Record the result from Encoder/Adder/Decoder circuit.

# co = H

|   |   |   | Enco | coder |   |   |   |        | Encoder |    |      |            | Adder/Dec    |      |      | 7SEG  | Decoder |    |    |    |    |    |    |    |
|---|---|---|------|-------|---|---|---|--------|---------|----|------|------------|--------------|------|------|-------|---------|----|----|----|----|----|----|----|
|   |   |   | Inp  | out   |   |   |   | Output |         |    | Left |            | Output/Input |      |      | Right | Output  |    |    |    |    |    |    |    |
| 0 | 1 | 2 | 3    | 4     | 5 | 6 | 7 | A2     | A1      | A0 |      | S4/<br>OVF | S3/C         | S2/B | S1/A |       | Y0      | Y1 | Y2 | Y3 | Y4 | Y5 | Y6 | Y7 |
| Х | Х | X | Х    | Х     | Х | Х | 0 | 0      | 0       | 0  | 1    | 1          | 0            | 0    | 0    | R     | 0       | 1  | 1  | 1  | 1  | 1  | 1  | 1  |
| X | Х | X | Х    | Х     | Х | 0 | 1 | 0      | 0       | 1  | II   | O          | 1            | 1    | 1    | 7     | 1       | 1  | 1  | 1  | 1  | 1  | 1  | 0  |
| Х | Х | Х | Х    | Х     | 0 | 1 | 1 | 0      | 1       | 0  | 5    | 0          | 1            | 1    | 0    | 5     | 1       | 1  | 1  | ١  | 1  | 1  | 0  | 1  |
| Х | Х | Х | ×    | 0     | 1 | 1 | 1 | 0      | 1       | 1  | 1-1  | O          | 1            | 0    | 1    | 5     | 1       | 1  | 1  | 1  | 1  | 0  | 1  | 1  |
| Х | Х | Х | 0    | 1     | 1 | 1 | 1 | 1      | Ø       | 0  | 77   | 0          | 1            | 0    | 0    | 4     | 1       | 1  | 1  | 1  | 0  | 1  | 1  | 1  |
| X | Х | 0 | 1    | 1     | 1 | 1 | 1 | 1      | 0       | 1  | 밉    | 0          | 0            | 1    | 1    | E     | i       | ٦  | 1  | 0  | 1  | 1  | 1  | 1  |
| X | 0 | 1 | 1    | 1     | 1 | 1 | 1 | 1      | 1       | 0  |      | O          | 0            | 1    | O    | בי    | 1       | 1  | 0  | 1  | 1  | 1  | 1  | 1  |
| 0 | 1 | 1 | 1    | 1     | 1 | 1 | 1 | 1      | 1       | 1  | ביו  | 0          | O            | 0    | 1    | Ī     | 1       | 0  | 1  | 1  | 1  | 1  | 1  | 1  |

#### Lab 5 Submission

| Date 14/1/2                                              | 025       | Group No.              | 13                  |
|----------------------------------------------------------|-----------|------------------------|---------------------|
| 1. Student ID                                            | _ Name _  | Watcharathorn          | kruchangmon         |
| 2. Student ID 67011386                                   | _Name _   | Worawalun S            | onbutphotiudom      |
| 3. Student ID 67011594                                   | _ Name _  | Chuthathip             | Termchaiky)         |
|                                                          |           |                        |                     |
| Checkpoint                                               |           |                        |                     |
| Experiment 1 (15 pts)                                    |           |                        |                     |
|                                                          |           |                        |                     |
| Questions                                                |           |                        |                     |
| 1. What will happen to the circuit if in                 | putting I | ogic 1 to EI pin of er | ncoder.             |
| when input logic 1 to El pon the right will only display |           |                        |                     |
|                                                          |           |                        |                     |
| and according to function table become H.                | wnen p    | i become fi M2., A     | II and HO WIII WISO |
| 0.000                                                    |           |                        |                     |
| 2. What will happen to the circuit if in                 |           |                        |                     |
| 1 to G2A and G2B pins of decoder.                        |           |                        |                     |
| When we input 1 to G                                     | 2A and    | G2B the num            | iber on 75E6 on the |
| left and right will not chan                             | nge bu    | t the output on        | logic monitor       |
| are all H.                                               |           |                        |                     |
|                                                          |           |                        |                     |
|                                                          |           |                        |                     |